說(shuō)明
LP38842-ADJ是一個(gè)高電流,響應(yīng)速度快的穩(wěn)壓器,可保持輸出電壓調(diào)節(jié),最小輸入輸出電壓下降。 CMOS工藝制造,該設(shè)備從兩個(gè)輸入電壓:,VBIAS提供的N-MOS功率晶體管的柵極電壓驅(qū)動(dòng),而Vin是輸入電壓,負(fù)載供電。使用外部偏置鐵路允許部分超低Vin的電壓操作。與雙極型穩(wěn)壓器,CMOS架構(gòu)在任何輸出負(fù)載電流消耗極低的靜態(tài)電流。使用一個(gè)N-MOS功率晶體管寬的帶寬結(jié)果,但最少的外部電容的要求,以保持環(huán)路的穩(wěn)定性。
這些器件的快速瞬態(tài)響應(yīng),使它們適合用于供電的DSP,微控制器核心的電壓和開(kāi)關(guān)電源后監(jiān)管。部分是在采用PSOP封裝。
低壓差電壓:115毫伏(典型值)@1.5A的負(fù)載電流。
靜態(tài)電流:30 mA(典型值),在滿負(fù)荷。
關(guān)斷電流:30 NA(典型值)的S / D引腳為低時(shí)。
精密參考電壓:室溫1.5%的精度。
特性
從1.8V或1.5V輸入轉(zhuǎn)換的理想選擇
設(shè)計(jì)使用低ESR陶瓷電容器
超低壓差電壓(115mV@1.5A典型的)
0.56V至1.5V的可調(diào)輸出范圍
負(fù)載調(diào)節(jié)為0.1%/(典型值)
在停機(jī)模式的靜態(tài)電流30nA(典型值)
在所有負(fù)載的低接地引腳電流
過(guò)溫/過(guò)電流保護(hù)
可在8引線采用PSOP包
-40°C至+125°C的結(jié)溫范圍
UVLO的禁用輸出VBIAS的<3.8V時(shí)
全新原裝進(jìn)口,現(xiàn)貨庫(kù)存,歡迎來(lái)電詢價(jià)
------------------------------------------------------------------------------------------
資料錄入:潤(rùn)百年@開(kāi)關(guān)電源管理IC/芯片
(RCC),電子元器件全球獨(dú)立供應(yīng)商
本條信息深圳潤(rùn)百年電子有限公司所有,未經(jīng)批準(zhǔn)不得復(fù)制